一款25 Gibit/s低抖动大摆幅电压模逻辑发送器

Semiconductor Technology(2021)

引用 0|浏览0
暂无评分
摘要
面向高速串行接口应用,设计了一款25 Gibit/s的大摆幅电压模逻辑发送器.输出驱动器由3个相同的子驱动器并联而成,且每个子驱动器都包含依据二进制权重递增的5个驱动单元,从而实现32种不同的去加重控制.为了得到优化的均衡方案,且消除码间串扰的影响,提出了一种基于脉冲响应的后均衡分析策略.同时采用自偏置稳压器稳定电源电压,以提高发送器的信号完整性.发送器基于TSMC 40 nm工艺仿真,版图面积为132p.m×53pm.后仿真结果表明,发送器工作在25 Gibit/s时,差分输出眼图高达1.2 V,抖动为2.55 ps,功耗为16.2 mW.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要