应用于ETCS超低功耗唤醒接收机的设计

Microelectronics & Computer(2018)

引用 0|浏览3
暂无评分
摘要
基于DSRC标准,介绍了唤醒接收机在ETCS中的应用,通过采用提出的设计方案,设计一款低功耗,高灵敏度唤醒接收机.基于0.13μm CMOS工艺,实现了偏置电路,放大电路,比较器,电流基准源和驱动等电路模块.采用优化的电路结构,使得运放有较低功耗和高增益.为了减小噪声和比较器自身失调对比较器输出的影响,采用带迟滞功能的比较器.仿真结果表明,唤醒接收机可工作在2~3.3V电源电压,-40~80度下,典型情况下基带的检测灵敏度为-68.3 dBm,直流电流为6.97 μA.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要