一种分组并行的范式霍夫曼编码VLSI结构

Microelectronics(2020)

引用 0|浏览2
暂无评分
摘要
设计了一种基于状态机的分组并行加速排序的范式霍夫曼编码VLSI结构.取代了传统的串行排序方法,以分组并行排序的方式来加速频数和码长的计算过程,最终通过减少计算的时钟周期数来达到加速编码的目的.基于SMIC 0.18μm标准工艺,使用Synopsys Design Compiler对该结构进行逻辑综合.实验结果表明,相比于文献[1]的排序结构,编码256个字符时,该结构的编码速度提升约165%;压缩不同质量的100张图片时,最坏情况下平均压缩率提升了2.78%,最好情况下平均压缩率提升了12.24%.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要