一种嵌入式动态锁存比较器的设计与实现

Microelectronics(2013)

引用 0|浏览1
暂无评分
摘要
提出了一种由调制信号产生电路、比较锁存电路、输出级电路组成的嵌入式动态锁存比较器.该比较器结构简单、面积小,采用一套可控时钟,在减小功耗的基础上得到了高精度.电路在MXIC 0.5μm标准CMOS工艺上流片实现.芯片测试结果表明,该比较器在±5V电源电压,128 kHz工作频率下,输入失调电压9 mV,可比较2.63 mV以下电压差,功耗仅为49μW.比较器芯片尺寸为130μm×225 μm,速度最高可达到5 MHz,完全满足工程应用需求.
更多
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要