基于FPGA的高速流水线浮点乘法器设计

Microcomputer Information(2009)

引用 22|浏览6
暂无评分
摘要
设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
更多
查看译文
关键词
Pipeline,Partial Product Compress,Floating-point Multiplier,Booth's algorithm,FPGA
AI 理解论文
溯源树
样例
生成溯源树,研究论文发展脉络
Chat Paper
正在生成论文摘要