E. ChiuPoongsan关注立即认领分享关注立即认领分享基本信息浏览量:0职业迁徙个人简介暂无内容研究兴趣论文共 2 篇作者统计合作学者相似作者按年份排序按引用量排序主题筛选期刊级别筛选合作者筛选合作机构筛选时间引用量主题期刊级别合作者合作机构Si-passivated Ge nMOS gate stack with low Dit and dipole-induced superior PBTI reliability using 3D-compatible ALD caps and high-pressure annealH. Arimura, D. Cott,R. Loo, W. Vanherle,Q. Xie, F. Tang, X. Jiang,J. Franco,S. Sioncke,L.-Å. Ragnarsson,E. Chiu, X. Lu,2016 IEEE International Electron Devices Meeting (IEDM)pp.33.4.1-33.4.4, (2016)引用12浏览0EIWOS引用120Si-Passivated Ge Nmos Gate Stack With Low D-It And Dipole-Induced Superior Pbti Reliability Using 3d-Compatible Ald Caps And High-Pressure AnnealH. Arimura,Daire J. Cott,R. Loo,Wendy Vanherle,Qi Xie,Fu Tang,Xiaoqiang Jiang,Jacopo Franco,Sonja Sioncke,Lars-Ake Ragnarsson,E. Chiu,X. Lu,2016 IEEE INTERNATIONAL ELECTRON DEVICES MEETING (IEDM)(2016)引用23浏览0引用230作者统计合作学者合作机构D-Core合作者学生导师暂无相似学者,你可以通过学者研究领域进行搜索筛选数据免责声明页面数据均来自互联网公开来源、合作出版商和通过AI技术自动分析结果,我们不对页面数据的有效性、准确性、正确性、可靠性、完整性和及时性做出任何承诺和保证。若有疑问,可以通过电子邮件方式联系我们:report@aminer.cn